Logos2系列FPGA的电源应满足Logos2系列FPGA的供电要求,详细描述可参考《Logos2系列单板硬件设计用户指南》。
表3-1介绍了Logos2系列FPGA的电源的工作条件,HSSTLP(Logos2系列FPGA内置的高速串行收发器)的电源工作条件详见3.4节。
表3-1 Logos2系列FPGA的电源的工作条件
在Logos2系列FPGA的上、下电过程中, V CCIO − V CCA >2V 的时间必须小于100 ms。推荐的上电顺序为 V CC → V CC_DRM → V CCA → V CCIO ,如图3-1所示,各电源的电压在到达典型值前应满足 V CC > V CC_DRM > V CCA > V CCIO 。推荐的下电顺序与上电顺序正好相反,如图3-2所示,各电源电压在到达零值前应满足 V CCIO ≤ V CCA ≤ V CC_DRM ≤ V CC 。
Logos2系列FPGA的电源上电斜升时间如表3-2所示。
图3-1 上电顺序
图3-2 下电顺序
表3-2 Logos2系列FPGA的电源上电斜升时间
不同型号FPGA的电源对电容要求的数量和参数是不同的,以PG2L100H为例,该FPGA各电源所需的电容数量如表3-3所示,电容的参数如表3-4所示。HSSTLP的电源对电容的需求详见3.4节。
表3-3 PG2L100H各电源所需的电容数量
续表
表3-4 PG2L100H的电容参数
(1)电源的选型必须满足产品的功耗和FPGA的纹波要求。
(2)滤波电容靠近电源引脚放置,扇出走线应尽量短且粗。
(3)电源平面的叠层设计合理,建议电源平面与接地(GND)平面相邻。
(4)根据实际的负载功耗,设计电源铜皮的宽度和厚度,保证电源的目标阻抗符合设计要求。
(5)电源和接地的过孔数量和孔径要设计合理,保证过孔通流能力和可制造设计。