购买
下载掌阅APP,畅读海量书库
立即打开
畅读海量书库
扫码下载掌阅APP

硬件设计

LCD时钟的硬件电路主要由时钟电路和显示电路构成。图5-1所示为PCF8563应用电路。电解电容C4在系统断电时为PCF8563供电,保证PCF8563正常计时。采用51单片机的普通I/O口(P1.4/P1.5,以P1.5引脚为数据线,以P1.4引脚为时钟线)模拟实现PCF8563的I 2 C总线时序。

图5-1 PCF8563应用电路

说明

电容C3的电容量为1~20pF。

在本系统中,OCM4X8C采用三线串行方式与CPU连接,PSB引脚接地,使其处于串行通信模式。其通信端口分别为E(SCLK)、 、RS(CS)。如图5-2所示,复位引脚RET接高电平,处于无效状态;背光供正极BL+通过跳线(Jumper)连接至电源正极,可根据环境控制背光灯亮灭。

说明

图5-2只画出了AT89S51与OCM4X8C的连接,晶振、复位电路等均未画出,读者可参考图5-1,将PCF8563连接到单片机的P1.4和P1.5引脚。

图5-2 LCD时钟的电路原理图 iKvzE/rgDI/zsGc4JgrzthgNL+Blj6c5tPsgKb8tho4DLR2Ttv2QaVVdV5m9ALB0

点击中间区域
呼出菜单
上一章
目录
下一章
×