购买
下载掌阅APP,畅读海量书库
立即打开
畅读海量书库
扫码下载掌阅APP

内容提要

本书首先对Verilog HDL的高阶语法知识进行了详细介绍,然后基于高云半导体与西门子的云源软件和Modelsim软件对加法器、减法器、乘法器、除法器和浮点运算器的设计进行了综合和仿真,最后以无内部互锁流水级微处理器(MIPS)指令集架构(ISA)为基础,详细介绍了单周期MIPS系统的设计、多周期MIPS系统的设计,以及流水线MIPS系统的设计,并使用高云半导体的云源软件和GAO在线逻辑分析工具对设计进行综合和验证,以验证设计的正确性。

本书共8章,主要内容包括Verilog HDL规范进阶、加法器和减法器的设计和验证、乘法器和除法器的设计和验证、浮点运算器的设计和验证、Codescape的下载安装和使用指南、单周期MIPS系统的设计和验证、多周期MIPS系统的设计和验证,以及流水线MIPS系统的设计和验证等内容。

本书可作为高等学校电子信息类专业和计算机类专业学生学习CPU设计和SoC设计的参考教材,也可作为从事集成电路设计的工程师的参考用书。 Z5azj+1VIEjgZ7p8tg3I53jX2f9BRYhHeSCS4UTupJTueKYr3lyeEXNUdzLE2dfH

点击中间区域
呼出菜单
上一章
目录
下一章
×