SP2(服务包2)提供了众多的新特性和增强功能,从而大大节省设计人员的设计时间,提高设计人员的设计效率,改进设计工作流程,使设计者能更快速地完成更复杂的设计。SP2 包含了超过150种新的特性和增强的功能,以及100 多种更新的特性。SP2 还支持在PCB编辑器下使用一种新的内嵌PCB阵列特性来将PCB面板化,这种特性使设计人员能够创建一个面板,此面板包含了一个单一PCB的多重复制,或者是不同PCB组成的阵列的多重复制,从而简化了用于PCB生产的准备过程。在设计捕获方面,SP2 支持在原理图级手动定义元器件和网络类,并且还支持自动地产生类。SP2还包括了众多的图形用户接口的升级,分别为在原理图编辑器中的联系上、下文的右键快捷菜单;增强的图纸入口和图纸符号的编辑;改进的多重元器件的注释;直接将文本和图形粘贴到原理图中;图形化的编译屏蔽使设计人员在编辑和错误检查期间,将原理图的一部分屏蔽。Protel DXP 2004还是业界唯一一款支持FPGA设计和PCB设计完全集成的完整板级设计系统。随着对Verilog编码和源文件的支持,SP2增强了Protel的FPGA设计能力,使设计人员能够同时使用VHDL和Verilog进行基于原理图的设计。改进的对HDL源文件的编译能够智能地处理HDL的层次,系统能够自动决定HDL的顺序和层次,并且把编译结果反映在工程面板中。
SP2的关键功能如下所述。
增强的工程和文档管理(新的存储管理器)。
增强的版本控制支持(本地文档履历管理)。
原理图或PCB文档的物理比较。
简化的全局对象检查和编辑。
改进的元器件参数的全局管理。
支持Gerber覆铜图元的实心灌铜降低了设计数据库的开销。
在实心灌铜中对剪切块的支持。
极大地改进了网络分析性能。
用内嵌的PCB阵列特性直接将PCB面板化。
新的Situs自动布线模式。
在原理图和PCB编辑器中的增强的剪贴板功能。
图形化的编译屏蔽,在编译期间能屏蔽掉设计的一部分。
在原理图级进行元器件和网络类的定义,增强的自动的类生成控制。
增强的FPGA设计,支持附加的Verilog设计。
针对基于HDL设计的智能化的层次分级。
支持简体中文、英文、日文、德文、法文等多种语言。