本节将介绍存储器块的设计指导、操作和配置等内容,使读者能正确配置和使用存储器块资源,以达到最好的设计性能,并通过设计实例说明嵌入式存储器块M20K的使用方法。
以确保设计的成功,此处需要读者关注一些问题,包括存储器块的选择、访问冲突的解决、写期间读行为和奇偶校验。
Quartus软件会根据设计的速度和容量限制将用户定义的存储器分配到存储器块。例如,Quartus软件可以跨越多个可用存储器块来分布存储器,以提高设计性能。如果要手工将存储器分配给一个特定大小的存储器块,则在参数编辑器中使用RAM IP核。对于MLAB,可以使用软件通过仿真实现单端口SRAM,这将使得使用最少的额外逻辑资源。
由于MLAB的双重用途架构,在存储器块中只有数据输入寄存器、输出寄存器和写地址寄存器可用。MLAB从ALM获得读地址寄存器。
注
对于Cyclone 10GX器件,资源属性编辑器和时序分析器将M20K存储器块的位置报告为EC_X<编号>_Y<编号>_N<编号>。尽管允许的分配位置为M20K_X<编号>_Y<编号>_N<编号>。嵌入式单元(EC)是M20K存储器块的子位置。
在真正的双端口模式下,可以对同一个存储器位置执行两个写操作。然而,存储器块内没有解决冲突的电路。为了避免将未知数据写到地址,请在存储器块的外部实现冲突解决逻辑。
自定义写期间读(read-during-write)行为,以满足设计要求。这个行为有两种模式,即相同端口的写期间读模式和混合端口的写期间读模式。
1)相同端口的写期间读模式
该模式用于单端口RAM或真正双端口RAM的相同端口。在该模式下的输出模式如表 1.13所示,输出模式为新数据的时序如图1.25所示。
图1.25 用于相同端口写期间读模式的时序(输出模式为新数据)
表1.13 用于相同端口写期间读模式的输出模式
2)混合端口的写期间读模式
该模式适用于简单和真正双端口RAM模式,其中两个端口使用相同的时钟对同一个存储器地址执行读和写操作,即一个端口从存储地址读取,而另一个端口向该存储地址写入。在混合端口写期间读模式下,RAM的输出模式如表1.14所示。
表1.14 混合端口写期间读模式下的RAM输出模式
续表
图1.26 用于混合端口写期间读模式的时序(输出模式为新数据)
图1.27 用于混合端口写期间读模式的时序(输出模式为旧数据)
M20K块的奇偶校验位支持:
(1)奇偶校验位是与数据宽度为5、10、20和40(位4、9、14、19、24、29、34和39)的每4个数据位相关的第5位;
(2)在非奇偶校验数据宽度中,在读取或写入操作期间会跳过奇偶校验位;
(3)不对奇偶校验位执行奇偶校验功能。
M20K存储器块支持打包模式。打包模式功能将两个独立的单端口RAM块打包到一个存储器块中。Quartus软件通过将物理RAM块置于真正的双端口模式并使用地址的MSB来区分两个逻辑RAM块,在适当的情况下自动实现打包模式。每个独立单端口RAM的大小不能超过目标块大小的一半。
图1.28 用于混合端口写期间读模式的时序(输出模式为无关值/受限的无关值)
嵌入式存储器块支持地址时钟使能,只要信号使能(addressstall=1),就会保留以前的地址值。当存储器块配置为双端口模式时,每个端口都有它自己独立的地址时钟使能。默认,地址时钟使能信号为低(禁止)。
M20K存储器块支持对输出锁存器和输出寄存器的异步清除。如果RAM不使用输出寄存器,使用输出锁存器异步清除来清除RAM的输出。
清除是一个异步信号脉冲,用于清除输出。内部逻辑将清除脉冲进行扩展直到输出时钟的下一个上升沿。输出将被清除,直到清除信号无效。
纠错码(Error Correcting Code,ECC)允许用于检测和纠正存储器块输出的数据错误。ECC可以在32位字中纠正单个错误、双邻接错误和三邻接错误。但是,ECC不能检测到4个及以上的错误,M20K存储器块的ECC块图如图1.29所示。
图1.29 M20K存储器块的ECC块图
在×32宽度的简单双端口模式下,M20K存储器块内置对ECC的支持:
(1)当使用ECC时,M20K存储器块的运行速度要比没有ECC的简单双端口模式要慢。但是,在输出译码器之前,可以选择使能ECC流水线寄存器以实现更高的性能,与非流水线的ECC相比,有一个周期延迟的代价。
(2)M20K存储器块的ECC状态与两个ECC状态标志通信,包括信号e(错误)和ue(不可纠正错误)。状态标志是存储器块常规输出的一部分,ECC状态的真值表如表1.15所示。当使用ECC时,无法访问两个奇偶校验位,这是因为ECC会代替它们。
表1.15 ECC状态的真值表
注
(1)如果使用ECC,则不能使用字节使能特征;
(2)不支持写期间读旧数据模式;
(3)不支持混合宽度配置。
带有一个时钟真正双端口RAM的Verilog HDL描述如代码清单1-14所示,适配后的RAM网表结构如图1.30所示。
图1.30 带有一个时钟真正双端口RAM适配后的RAM网表结构
代码清单1-14 带有一个时钟真正双端口RAM的Verilog HDL描述
真正双端口RAM的符号如图1.31所示。Cyclone 10 GX器件中M20K嵌入式存储器块的布局如图1.32所示。
图1.31 真正双端口RAM的符号
图1.32 Cyclone 10 GX器件中M20K嵌入式存储器块的布局
一个带有字节使能简单双端口同步RAM的Verilog HDL描述如代码清单1-15所示。
代码清单1-15 一个带有字节使能简单双端口同步RAM的Verilog HDL描述
适配后RAM部分的网表结构如图1.33所示。设计在Cyclone 10 GX器件中的布局如图 1.34所示。
图1.33 适配后RAM部分的网表结构
图1.34 设计在Cyclone 10 GX器件中的布局