购买
下载掌阅APP,畅读海量书库
立即打开
畅读海量书库
扫码下载掌阅APP

第6章
Altium Designer单页原理图绘图功能详解

Altium Designer 17.1给出了常用的绘图对象,下面将对这些绘图对象进行详细介绍,以便加深读者对设计过程的理解和掌握。为了使得初学者更快地掌握基本的绘图知识,在介绍该部分内容时,通过实际的设计实例进行介绍。

6.1 放置元器件

本节将介绍在原理图中放置元器件的方法。首先生成新的设计,然后在该设计中放置不同的元器件,最后修改元器件标识符,为元器件分配唯一的标识符。

6.1.1 生成新的设计

本节将介绍生成新的原理图设计工程的步骤:

(1)在Windows 7操作系统主界面,选择开始->Altium->Altium Designer,打开Altium Designer 17.1软件。

(2)在AD主界面执行菜单命令New->Project->FPGA Project,创建一个名字为“FPGA_Project1.PrjFpg”的新工程,如图6.1所示。

图6.1 建立新的工程

(3)选中图中的“FPGA_Project1.PrjFpg”。单击鼠标右键,从弹出的快捷菜单中执行菜单命令Add New to Project->Schematic。新添加了名字为“Sheet1.SchDoc”的原理图文件,如图6.2所示。

图6.2 添加原理图设计文件

6.1.2 在原理图中添加元器件

本节将介绍在新的原理图设计文件中添加元器件的方法。

(1)单击AD主界面工具栏内的 图标,或者在AD主界面执行菜单命令Place->Part。

(2)弹出“Place Part”(放置元件)对话框,如图6.3所示。

图6.3 放置元件对话框

该对话框给出了元件的属性信息,主要包括:

①Physical Component(物理元器件的名字);

②Logical Symbol(逻辑符号的名字);

③Designator(标识符的名字);

④Comment(注释);

⑤PartID(元件ID号);

⑥Library(元件所在库的名字)。

(3)在图 6.3 中,单击“Choose”按钮,弹出浏览库对话框,如图 6.4 所示。本设计中将放置4个触发器到原理图界面中,操作步骤如下:

①在“Libraries”右侧的下拉框中选择“FPGA Generic.IntLib”库,如图6.5所示。

②在所列出的元器件列表中找到并选择FD,FD(触发器)的符号显示在图中右侧窗口的上方。

③单击“OK”按钮。

单击图中的“…”按钮,可以对库进行添加和删除的管理功能,本书后面将详细说明其用途。

图6.4 浏览元件库对话框

图6.5 查找FD触发器元件

④ 弹出放置元件对话框,如图6.6所示。在该对话框中,显示了FD元件的信息。

⑤ 单击“OK”按钮,退出该对话框。

⑥ 出现放置元器件界面,将鼠标光标放置在设计者需要放置元器件的位置上,如图 6.7所示。然后,单击鼠标左键就可将元件放在所需要的位置。

⑦ 继续出现图 6.7 所示的放置元器件符号界面,连续单击鼠标 4 次。当不需要再放置元件时,按“Esc”键,则退出放置元器件的过程。放置完4个FD后的界面如图6.8所示。

图6.6 放置元件对话框

图6.7 放置FD元件符号

图6.8 放置4个FD元件符号的原理图界面

至此,完成元器件的放置。从图 6.8 中可以看出,每个元器件上都用 U?标识。很显然,这是不行的。必须对设计中所有的元件分配一个在该设计中的唯一标号。Altium Designer根据元件在原理图界面中所处的位置,确定为元件所分配的唯一标号。

6.1.3 重新分配原件标识符

本节将介绍如何重新命名元件符号标识。

(1)在 AD 主界面执行菜单命令 Tools->Annotate Schematic,出现“Annotate”(注解)对话框,如图6.9所示。

图6.9 注解对话框界面

下面对注解对话框中的一些选项进行说明。

①Update Change List(更新变化列表):这个按钮将当前所有未分配的标识符重新进行分配。用“?”标记,标识当前未分配的标识符。

②Reset All(复位所有):这个按钮将复位所有的标识符。当选择该选项后,所有标识符用“?”结束。该复位还可以选择Reset Duplicates。

③Order of Processing(处理顺序):有4个可选择的方向。在该对话框左上角的下拉框中选择可用的方向,即Up Then Across、Down Then Across、Across Then Up和Across Then Down。这是利用了原理图界面的栅格来定义across或down的递增量的。

④Matching Options(匹配选项):使能该参数,用于有多个原理图符号所描述元件的封装。典型的,基于元件的 comment 选项。如果有特殊的器件必须一起封装,则给出所有的公共参数,并且在该对话框内的“Component Parameter”列表中使能这个参数,如“filter-stage1”。

在该对话框右下侧的“Annotation Summary”中给出了匹配行为的信息。

⑤ Schematic Sheets to Annotate(注解的原理图图纸):该部分给出了原理图和原理图之间的注解控制。通过不选择某个原理图界面,可以将其排除在该过程之外,即对这个原理图不执行注解的操作过程。通过在“Start Index”下设置不同的数字,可以控制注解开始时每张图纸的起始数字。

⑥ Back Annotate(逆向注解):单击这个按钮,用于加载Was/Is文件。只有没在AD软件中设计 PCB 时,才要求执行这个操作。如果在 AD 中正在设计 PCB,那么设计者可以通过在AD主界面执行菜单命令Design->Update,直接从PCB中将注解导回原理图中。

(2)在图 6.9 中单击“Update Changes List”按钮,弹出“Information”对话框,如图6.10 所示。提示,4 change(s) were made from previous state(从前面的状态进行了 4 个改变),然后单击“OK”按钮退出。

图6.10 消息提示对话框

(3)可以看到在图6.9 左上角的“Proposed Change List”下的“Proposed Designer”的标识改成了U1、U2、U3和U4,如图6.11所示。

图6.11 建议所修改的标识

(4)单击图6.9界面右下角的“Accept Changes(Create ECO)”按钮,弹出“Engineering Change Order”(工程修改顺序)对话框,如图6.12所示。

图6.12 “Engineering Change Order”对话框

(5)单击“Execute Changes”按钮,使修改生效。修改生效后的对话框如图6.13所示。

图6.13 修改生效后的对话框

(6)单击图6.13右下角的“Close”按钮,关闭该对话框。

(7)单击图6.9界面右下角的“Close”按钮,关闭该界面。

(8)修改完成后的原理图界面如图 6.14 所示。可以看到 AD 为每个元件分配了唯一的标识符。

(9)在图 6.2 所示的界面中,选择工程名字,单击鼠标右键,从弹出的快捷菜单中选择“Save Project”命令。系统先后提示保存原理图设计文件和工程文件。选择合适的路径保存设计文件即可。

图6.14 修改完成后的原理图界面

该设计工程保存在wire_practice目录下。

(10)再次选择工程名字,单击鼠标右键,从弹出的快捷菜单中选择“Close Project”命令,退出该设计工程。

思考题 6.1:重复前面的过程,多操作几次,掌握生成工程、添加原理图设计界面、放置元件和修改元件标识符的方法与技巧。

6.2 添加信号线连接

本节介绍信号线绘图对象和通过信号线连接元器件的步骤。

(1)在Windows 7操作系统主界面执行菜单命令开始->Altium Designer,打开AD 17.1软件。

(2)在 AD 主界面执行菜单命令 File->Open Projec。定位到本书提供设计资料\wire_practice\FPGA_Project1.PrjFpg,打开示例工程。

(3)双击Sheet1.SchDoc文件名,打开该文件。该文件提供了设计模板,如图6.15所示。

图6.15 用于连线的设计模板

(4)单击绘图工具栏中的 图标,或者在 AD 主界面执行菜单命令 Place->Wire,按图6.16所示,将触发器的Q输出和D输入连接在一起。

在绘制连线的过程中,按“Esc”键可以放弃绘制连线的过程。

图6.16 连接D和Q的绘制

(5)在准备连接触发器的C端时,使用45°的连线进行连接。在绘制到该位置时,按下“Shift+Space”组合键,可以修改绘图连线模式,如图6.17所示。允许的4种绘图模式有90°、45°、任意角度和自动连线。45°绘制连线的结果如图6.18所示。

图6.17 修改连接C端的绘制模式

图6.18 45°连线连接C端

(6)按下“Shift+Space”组合键,切换到自动连线模式下,将 U1 和 U2 的 C 端按图6.19进行连接。

图6.19 自动连线连接C端

(7)按下“Shift+Space”组合键,切换到 90°连线模式下,将 U3 和 U4 的 C 端按图6.20进行连接。

(1)如果要删除某些连线,可以用鼠标选中需要删除的连线,然后按“Delete”键,就可以删除该段连线。

(2)在连线时,要保证连线的另一点和需要连接的端口连接在一起。

(3)在一个连线和另一个连线的连接处会自动插入一个连接点。

图6.20 90°连线连接C端

(8)如果需要修改连接线的宽度等默认属性时,可以用鼠标双击某段连线,弹出连线属性设置对话框,如图6.21所示。

图6.21 修改连线属性

①单击“Color”右侧的颜色块,弹出颜色选择对话框,可以修改连线的颜色。

② 打开“Wire Width”右侧的下拉框,其属性包括 Smallest (最小)、Small (小)、Medium(中等)、Large(大),用于修改连线的宽度。

这些属性可以根据设计者的喜好进行修改,单击“OK”按钮退出。

(9)绘图结束后,选择“Project”工作区窗口下的“FPGA_Project1.PrjFpg”标题名字,单击鼠标右键,从弹出的快捷菜单执行菜单命令Close Project,关闭该设计工程。

注:将其保存在wire_finished目录下。

思考题6.2:对于绘制连线的过程,多进行练习,以掌握绘制连线的方法和技巧。

6.3 添加总线连接

总线是一组具有相同属性信号线的集合。例如,地址总线是若干位地址信号线的集合。本节介绍总线绘图对象并绘制总线,同时通过总线入口将信号线连接到总线。

6.3.1 添加总线

本节将介绍在设计中添加总线的步骤。

(1)在 Windows 7 操作系统主界面执行菜单命令开始->Altium->Altium Designer,打开AD 17.1软件。

(2)在 AD 主界面执行菜单命令 File->Open Project。定位到本书提供设计资料\bus_practice\FPGA_Project1.PrjFpg,打开示例工程。

(3)双击Sheet1.SchDoc文件名,打开该文件。该文件提供了设计模板,如图6.22所示。

图6.22 用于总线连接的设计模板

(4)单击绘图工具栏中的 图标,或者在 AD 主界面执行菜单命令 Place->Bus,添加一条总线,按图6.23所示。

图6.23 添加总线

6.3.2 添加总线入口

本节将在总线上添加总线入口,然后将信号线通过总线入口连接到总线上。

(1)单击绘图工具栏中的 图标,或者在AD主界面执行菜单命令Place->Bus Entry,在总线上添加4个总线入口,如图6.24所示。

图6.24 添加总线入口标记

(1)在添加总线入口时,按“Space”键,可以旋转总线入口的方向,便于放置在总线合适的位置上。

(2)总线入口并不是必须的,可以通过放置 45°的连接线替换放置总线入口标志。

(2)单击绘图工具栏中的 图标,或者在 AD 主界面执行菜单命令 Place->Wire,按照图6.25,将信号连接到总线上。

图6.25 连接信号到总线上

(3)单击绘图工具中 图标,将 U1 的 D[3:0]端口连接到总线上。然后,单击 图标,或者在AD主界面执行菜单命令Place->Wire。完成所有连线,如图6.26所示。

图6.26 完成剩余的连线

思考题 6.3:对于绘制总线和连接总线的过程,多进行练习,以掌握绘制总线和连接总线的方法和技巧。

6.4 添加网络标号

为了进一步清楚地标识总线和信号线的连接关系,需要在图 6.26 中的总线和信号线上添加网络标号。通过网络标号,更加容易识别一个网络,并且这也提供了一种方法,可以将相同网络的引脚进行连接。但是,并不需要用真实的信号线进行连接。

(1)单击 AD 主界面工具中的 图标,或者在 AD 主界面执行菜单命令 Place->Net Label。将网络标号放置在总线上,如图6.27所示。

图6.27 放置网络标号

(1)在放置的过程中,可以按“Space”键,旋转网络标号的方向。

(2)必须把网络标号紧密地放在总线或连线上,使网络标号成为总线及相关信号线的名字。

(2)单击网络标号,打开网络标号对话框,如图6.28所示。

图6.28 修改网络标号属性对话框

①在“Properties”下的“Net”文本框中输入网络标号的名字“data[3..0]”。

②单击“Color”右侧的颜色块,可以修改网络标号的颜色。

③单击“Font”右侧的“Times New Roman,10”,可以修改网络标号的字体。

(3)在3个信号线上分别放置名字为data0、data1、data2和data3的网络标号,如图6.29所示。

图6.29 放置data0~data3网络标号

放置这4个网路标号,可以使用两种方法。

(1)可以通过单击添加网络标号的方法分别放置4个网络标号,然后再将其名字改成data0、data1、data2和data3。

(2)另一种是直接复制总线上的网络标号 data[3..0],然后分别粘贴到4个信号线上。

粘贴完成后,双击网络标号,在网络标号属性对话框内将名字分别修改成data0、data1、data2和data3。

(4)下面在U1的D[3..0]总线上添加网络标号,并将该总线连接到了名字为data[3..0]的网络上。

①单击添加网络标号。

②在放置网络标号到总线时按“Insert”键,直接可以提取出网络标号的名字。

添加DATA[3..0]网络标号后的原理图界面如图6.30所示。

图6.30 放置DATA[3..0]网络标号

思考题 6.4:将前面放置网络标号的过程反复操作几次,掌握放置网络标号的方法和技巧。

6.5 添加端口连接

本节将为输入和输出信号线添加端口。端口提供了从一个原理图到另一个原理图之间的连接。

(1)单击AD主界面工具栏下的 图标,或者在AD主界面执行菜单命令Place->Port。

(2)将端口符号放到图6.31所示的位置上,并调整端口符号的大小。将其放置在该位置上。

图6.31 在信号线上放置端口标号

在放置端口符号时,按“Space”键可以旋转端口符号,用于为连接选择一个合适的端口符号方向。

(3)为剩余的信号线和总线添加端口连接,如图6.32所示。

图6.32 添加所有的端口符号

在放置端口符号的过程中按“Esc”键或单击鼠标右键,可以退出放置端口符号的过程。

(4)单击图6.33所示的端口标号,打开端口配置对话框,如图6.34所示。参数设置如下。

图6.33 选择要修改参数的端口符号

①在“Name”(名字)文本框输入“D0”,作为端口的名字。

②在“I/O Type”(I/O类型)右侧的下拉框中选择“Input”。

③可以通过单击左上角的 Fill Color、Boarder Color旁的颜色块符号,修改端口符号的填充颜色和端口符号的边框颜色。

④单击“Boarder Width”右侧的下拉框,可以修改符号的宽度。

图6.34 修改端口参数对话框界面

(5)单击“OK”按钮退出。

(6)修改端口的名字和相关符号的参数配置,如图6.35所示。

图6.35 修改完的端口符号参数界面

①D0、D1、D2、D3和CLK端口为输入。

②Q[3..0]端口为输出。

基于端口 I/O 的类型和连线与端口符号接触的位置,AD 软件可以自动检测端口的方向。可以按照前面的方法在 DxP 下的“Perferences”对话框内的“General”标签页选中“Port Direction”选项。

(7)完成设计后,按照前面的方法退出该设计工程。

将设计保存到bus_finished目录下。

思考题6.5:多练习放置和连接端口的过程,以掌握放置和连接端口的方法与技巧。

6.6 添加信号束系统

信号线 wire 经常用来表示某个单个元件端口信号线点之间的电气连接。总线 Bus 用于表示一组相关的信号线,这些相关的信号线通过指定的命名规则进行识别。

信号束Harness对多个信号进行逻辑分组,包括信号线、总线和其他信号线束。

信号束可以看作一个信号实体,它能用在整个工程中。一个信号束(Signal Harness)有4个关键的要素:

①信号束(Signal Harness);

②束连接器(Harness connector);

③束入口(Harness Entry);

④束定义文件(Harness Definition File)。

当把鼠标箭头放在信号束上时可以获取所包含的所有网络、总线和子信号束的详细信息。

6.6.1 添加信号束连接器

本节介绍添加信号束连接器的步骤。

(1)在 Windows 7 操作系统主界面执行菜单命令开始->Altium->Altium Designer,打开AD 17.1软件。

(2)在 AD 主界面执行菜单命令 File->Open Project。定位到本书提供设计资料\harness_practice\PCB_Project1.PrjPCB。打开例子工程。

(3)单击Sheet1.SchDoc,打开该文件。该文件提供了设计模板,如图6.36所示。

图6.36 用于信号束系统的设计模板

(4)单击 AD 主界面下的 图标,或者在 AD 主界面执行菜单命令 Place-> Harness->Harness Connector。

(5)放置信号束连接器,如图6.37所示。

图6.37 放置信号束连接器

(6)按“Space”键,改变信号束连接器的方向。然后将信号束连接器的开始端放在 U1的第7引脚,结束端放在EOC引脚,如图6.38所示。同时,用鼠标将Harness拉伸,为后续设计提供方便。

图6.38 信号束连接器到U1

(7)按照前面的方法实现P1和Harness连接,如图6.39所示。

图6.39 信号束连接器到P1

6.6.2 添加信号束入口

本节将在信号束连接器上添加信号束入口。信号束应该包含一个网络、子信号束等。这些所包含的内容应该连接到信号束连接器内的信号束入口上。添加信号束入口的步骤如下。

(1)单击 AD 主界面工具栏内的 图标,或者在 AD 主界面执行菜单命令 Place->Harness->Harness Entry。

(2)将信号束入口放置到U1的第7引脚上,如图6.40所示。

图6.40 放置信号束入口到U1引脚

(3)将信号束入口放置到U1和P1的剩余引脚上,如图6.41所示。在该例子中,信号束入口为101~118(根据设计不同,信号束入口编号有所不同)。

图6.41 放置剩余信号束入口到U1和P1的引脚

(4)鼠标左键双击 101 符号,打开信号束入口配置对话框,如图 6.42 所示。按如下参数配置。

①在“Name”文本框输入“D0”。

②单击“Text Color”右侧的颜色块图标,修改信号束入口的颜色。

③单击“Text Font”下面的蓝色字,修改信号束入口的字体。

图6.42 信号束入口配置对话框

④单击“OK”按钮退出。

(5)按照前面的方法,修改信号束入口的名字,如图6.43所示。分别修改成D0~D7和EOC。

图6.43 修改剩余信号束入口的名字

(6)单击 AD 主界面主菜单下的 图标,或者在 AD 主界面执行菜单命令 Place->Harness->Signal Harness。

(7)用信号束将两个信号束连接器连接在一起,如图6.44所示。

(8)按前面的方法,保存原理图设计文件和工程。

图6.44 使用信号束连接信号束连接器

6.6.3 查看信号束定义文件

对于包含信号束的设计,有一个信号束(Harness)定义文件。每个信号束文件定义了每个Harness内的构成类型。

(1)在 AD 主界面左侧“Projects”的窗口下,展开“PCB_Project1.PrjPCB”,如图 6.45所示。在展开项中找到“Settings”。展开“Settings”,在展开项中找到“Harness Definitions Files”。再展开一下,可以看到保存着Sheet1.Harness文件。

图6.45 找到Harness文件

(2)鼠标左键双击 Sheet1.Harness,打开该文件,如图 6.46 所示。可以看到 Harness 包含D0~D7和EOC入口。

图6.46 打开Harness文件

(3)按前面的方法,退出该设计工程。

思考题6.6:多练习放置和连接信号束的过程,以掌握放置和连接信号束的方法和技巧。

6.7 添加No ERC标识

NO ERC对象是一个设计指示。这个指示放在电路内的一点,当对原理图工程进行编译时,用于阻止所报告的警告和/或错误冲突条件。如果设计者已经知道电路中的某个节点将要产生一个警告(如一个没连接的引脚),使用这个指示可以用于专门限制 Altium Designer对电路内某个节点的错误检查。但是,Altium Designer 仍然执行对电路中剩余部分的综合检查。

No ERC 指示支持大量不同的类型,可以通过任何一种颜色进行显示。使用这个功能,可以反映电路中的设计意图。

No ERC指示有两种操作模式,可以在这两种模式之间进行切换。

1)Suppress All Violations(阻止所有冲突)

在这种模式下,阻止所有可能的警告或错误条件。

2)Suppress Specific Violations(阻止指定冲突)

在这种模式下,只阻止所选择的警告或错误条件。但是,检测其他警告或者错误,并且进行报告。

采用下面的步骤可以将阻止冲突的错误信息显示在消息面板内。

(1)原理图编辑器模式下,在AD主界面执行菜单命令Project->Project Options。

(2)进入工程选项对话框。

(3)选择“Error Reporting”标签,勾选“Report Suppressed Violations in Message Panel”(在消息面板内报告阻止的冲突)前的复选框,如图6.47所示。

图6.47 使能显示错误选项

这样,被阻止的错误将来就可以显示在消息面板内。

6.7.1 设置阻止所有冲突标识

本节给出设置阻止所有冲突的步骤。

(1)有下面3种可选的方式,用于启动放置阻止所有冲突指示。

①在AD主界面的工具栏下单击 图标。

②在需要放置阻止所有冲突的原理图界面内,单击鼠标右键,从弹出的快捷菜单中执行菜单命令Place->Directives->Generic No ERC。

③在AD主界面内执行菜单命令Place->Directives->Generic No ERC。

(2)此时,在鼠标光标上出现阻止所有冲突标识。单击需要放置阻止所有冲突标识的位置,放置该标识符。在芯片引脚不需要连接的位置放置该标识,如图6.48所示。

图6.48 放置阻止所有错误标识

(3)鼠标双击阻止冲突标识 ,打开“No ERC”对话框,如图 6.49 所示。通过Symbol右侧的下拉框选择阻止冲突标识的形状,可选的阻止冲突标识的形状有Thin Cross、Thick Cross、Small Cross、Checkbox和Triangle。

图6.49 阻止所有错误标识属性对话框

读者可以修改“Symbol”的选项,查看对阻止冲突标识外观的影响。

(4)关闭阻止冲突标识属性设置对话框。

至此,完成了阻止所有冲突标识的放置和属性设置。

6.7.2 设置阻止指定冲突标识

本节给出设置阻止指定冲突的步骤。

(1)有3种可选的方式,用于启动放置阻止指定冲突标识。

①在AD主界面的工具栏下单击 图标。

②在需要放置阻止指定冲突的原理图界面内,单击鼠标右键,从弹出的快捷菜单中执行菜单命令Place->Directives->Specific No ERC。

③在AD主界面执行菜单命令Place->Directives->Specific No ERC。

(2)弹出“Place Specific NoERC”对话框,如图6.50所示。

图6.50 选择需要阻止错误标识的对话框

(3)单击 按钮,对原理图设计工程进行重新编译。

(4)在“Compile Errors by Net”(按照网络编译错误)列列出了编译过程中产生错误的所有网络的名字。当展开这些网络名字时,就可以看到引起错误的原因。

(5)选中需要阻止错误网络,并在“Suppress”一列下所对应的 内单击鼠标左键,表示将为该网络指定阻止错误。

(6)在鼠标光标上出现阻止冲突标识。鼠标单击需要放置阻止指定冲突标识的位置,放置该标识符。

(7)双击阻止冲突标识 ,打开“No ERC”对话框,如图6.51所示。

图6.51 选择需要阻止错误类型对话框

①在该对话框中,通过“Symbol”右侧的下拉框选择阻止冲突标识的形状。

②在图中“Violation Type To Suppress”(需要阻止的冲突类型)列下,按照前面的方法,选择需要阻止的冲突类型。

(8)关闭属性设置对话框。

至此,完成了阻止指定冲突标识放置和属性设置。

思考题6.7:多练习放置No ERC标识的过程,掌握放置和设置No ERC的方法与技巧。

6.8 编译屏蔽

编译屏蔽是一个设计命令,用于高效地将设计的某个部分隐藏。这样,在对设计进行编译时,对该部分电路不进行任何处理。因此,我们就可以人为地屏蔽对该部分电路的错误检查。如果需要对其他指定区域设计中的活动文档或工程进行编译,但是又不想让设计中没有完成的部分所产生的编译消息引起混乱,这种方法是非常有用的。

假设,对于如图 6.52 所示尚未完成的电路而言,在对设计其他部分进行编译时,就需要屏蔽掉这部分电路。

图6.52 尚未完成的电路

在原理图编辑器主界面,执行菜单命令 Place->Directives->Compile Mask,出现一个十字光标,将其放置到需要屏蔽电路的起点,然后按住鼠标左键,并拖曳鼠标,在需要屏蔽电路的终点,释放鼠标左键。这样,就通过一个矩形框,将需要屏蔽的电路放置在这个具有编译屏蔽功能的矩形框中。从图6.53可知,屏蔽后的电路变成灰色。

图6.53 屏蔽掉尚未完成的电路

6.9 覆盖

一个覆盖(Blanket)命令使得其他基于参数集(parameter set)的命令快速应用到一组网络,这组网络通过覆盖(Blanket)对象进行覆盖。当放置一个覆盖时,我们可以将其定义为一个简单的矩形框或一个多边形框。

(1)覆盖定义了一组感兴趣的网络。通过在覆盖对象的边上放置一个参数集命令,就可以将设计要求应用到覆盖对象内的所有网络。

(2)在原理图编辑器主界面执行菜单命令 Place->Directives->Blanket来使用覆盖对象。 H+zFTVghy686NKWyw2dmqut44Hz6C2vK5DuhDQGfNDJn28wclCMca82WoI73GAMa

点击中间区域
呼出菜单
上一章
目录
下一章
×