购买
下载掌阅APP,畅读海量书库
立即打开
畅读海量书库
扫码下载掌阅APP

内容简介

本书以Intel公司的Quartus Prime Standard 18.1集成开发环境作为复杂数字系统设计的平台,以基础的数字逻辑和数字电路知识为起点,以Intel公司的MAX 10系列可编程逻辑器件和Verilog HDL为载体,详细介绍了数字系统中基本逻辑单元的RTL描述方法。在此基础上,实现了复杂数字系统、处理器系统、片上嵌入式系统、视频图像采集和处理系统,以及数模混合系统。全书共12章,内容主要包括数字逻辑基础、数字逻辑电路、可编程逻辑器件原理、Quartus Prime Standard集成开发环境的原理图设计流程、Quartus Prime集成开发环境的HDL设计流程、Verilog HDL规范、基本数字逻辑单元的Verilog HDL描述、复杂数字系统的设计和实现、处理器核的原理及设计与进阶、片上嵌入式系统的构建与实现、视频图像采集和处理系统的原理与实现,以及数模混合系统的设计。

本书适合于需要系统掌握Verilog HDL和Quartus Prime Standard集成开发环境基本设计流程的初学者,同时也适用于需要系统掌握Arm嵌入式系统软件和硬件设计方法的嵌入式开发工程师。 2Uv90EEweNb7b7iQkLjfJJcD6mpNGBZeIxQZD5VxDYc68SesVSlH4Pe9B2MCp7MJ

点击中间区域
呼出菜单
上一章
目录
下一章
×