本书以数字逻辑设计为主线,重点介绍了数字逻辑设计的基础理论和基本方法,并介绍了如何使用Verilog HDL进行数字电路设计、仿真和验证。全书共分三个部分:经典篇、现代篇及实验篇。经典篇(第1~3章)主要介绍数字电路的基本概念、基础知识以及组合与时序逻辑电路的分析和设计方法;现代篇(第4~7章)介绍Verilog HDL的基本语法以及基于Verilog HDL和EDA工具的数字电路设计方法;实验篇(第8章)是配合第1~7章的实验部分,主要介绍自主研发的能完全满足本课程实验需求的实验箱,基于此实验箱的数字逻辑实验,以及用EDA工具进行数字逻辑设计、仿真,并在实验箱上进行验证。
本书适合作为计算机、信息、自动化、电子专业的本科生及研究生的教材,也可供从事数字电路设计的工程人员阅读参考。